74LS74是什麽芯片?
74LS74是D觸發器,功能多,可作雙穩態,寄存器,移位寄存器,振蕩器,單穩態,分頻等。
D觸發器是壹個具有記憶功能的,具有兩個穩定狀態的信息存儲器件,是構成多種時序電路的最基本邏輯單元,也是數字邏輯電路中壹種重要的單元電路。
因此,D觸發器在數字系統和計算機中有著廣泛的應用。觸發器具有兩個穩定狀態,即"0"和"1",在壹定的外界信號作用下,可以從壹個穩定狀態翻轉到另壹個穩定狀態。
D觸發器有集成觸發器和門電路組成的觸發器。觸發方式有電平觸發和邊沿觸發兩種,前者在CP(時鐘脈沖)=1時即可觸發,後者多在CP的前沿(正跳變0→1)觸發。
D觸發器的次態取決於觸發前D端的狀態,即次態=D。因此,它具有置0、置1兩種功能。
對於邊沿D觸發器,由於在CP=1期間電路具有維持阻塞作用,所以在CP=1期間,D端的數據狀態變化,不會影響觸發器的輸出狀態。
D觸發器應用很廣,可用做數字信號的寄存,移位寄存,分頻和波形發生器等等。
結構
D觸發器(data flip-flop或delay flip-flop)由4個與非門組成,其中G1和G2構成基本RS觸發器。電平觸發的主從觸發器工作時,必須在正跳沿前加入輸入信號。如果在CP高電平期間輸入端出現幹擾信號,那麽就有可能使觸發器的狀態出錯。
而邊沿觸發器允許在CP觸發沿來到前壹瞬間加入輸入信號。這樣,輸入端受幹擾的時間大大縮短,受幹擾的可能性就降低了。邊沿D觸發器也稱為維持-阻塞邊沿D觸發器。邊沿D觸發器可由兩個D觸發器串聯而成,但第壹個D觸發器的CP需要用非門反向。