請問JK觸發器的K或者J懸空是相當於1嗎?
沒錯,懸空為1,接地為0.懸空相當與與地之間接了個無窮大的電阻,實際上:門電路集成塊的輸入端內阻很高,懸空的輸入腳近似於處於絕緣狀態的金屬。
它會收外界影響感應出電荷,電荷壹積累,就會呈較高的電壓狀態,成為實際上的高電平。所以懸空的門電路的輸入腳,相當於高電平狀態。
JK觸發器具有置0、置1、保持和翻轉功能,在各類集成觸發器中,JK觸發器的功能最為齊全。在實際應用中,它不僅有很強的通用性,而且能靈活地轉換其他類型的觸發器。由JK觸發器可以構成D觸發器和T觸發器。
擴展資料:
J、K觸發器接成T觸發器使用,則最高時鐘頻率還要低壹些。因為從CP的下降沿開始到輸出端的新狀態穩定建立所需要的時間為tPHL≥4tpd,如果CP信號的占空比為50%,那麽CP信號的最高頻率只能達到fc(max)=1/2tPHL=1/8tpd。
輸入信號在負跳變觸發沿來到後就不必保持,原因在於即使原來的J、K信號變化,還要經壹級與非門的延遲才能傳輸到G3和G4的輸出端。
在此之前,觸發器已由G12、G13、G22、G23的輸出狀態和觸發器原先的狀態決定翻轉。所以這種觸發器要求輸入信號的維持時間極短,從而具有很高的抗幹擾能力,且因縮短tCPH 可提高工作速度。
從負跳變觸發沿到觸發器輸出狀態穩定,也需要壹定的延遲時間tCPL。顯然,該延遲時間應大於兩級與或非門的延遲時間。即tCPL大於2.8tpd。
百度百科--JK觸發器